1
2
3
4
5
6
VDID_vsn1.0 . Master Process Finished: DUT: (BOARD(CHIP1 
 	O1	 gl85.C2.READY UD 	
* 	I1	 gl85.DA.U2.U0.U6.B EQ
* 	O1	 gl85.IR.ID16 PO 	48720@BOARD.SYSCMD[1]
* 	I0	 gl85.IT.F0.U15.B UD 	
* 	O1	 gl85.IT.F0.U15.O DS 	61520@BOARD.SYSCMD[3]